开芯院重磅发布 RISC-V 车规系列 IP EDGE-5-Sa:从硬核技术到量产突破,引领汽车芯片自主创新
judy -- 周五, 01/09/2026 - 10:28
近日,国内首颗基于开源 RISC-V 内核设计的车规级 MCU 芯片——紫荆半导体 M100 正式发布。
RISC-V是一种基于精简指令集计算机(RISC)架构的开源指令集架构(ISA)。与其他商业架构(如ARM或x86)不同,RISC-V是由加州大学伯克利分校的学术界和行业合作伙伴开发的,它是一种开放、免费的指令集架构,具有可扩展性和灵活性。
RISC-V的设计目标是提供一种简洁、灵活且可扩展的架构,使其能够适应各种不同的应用场景,从微控制器到超级计算机等。RISC-V架构采用了模块化设计的理念,定义了基本的指令集,并允许用户根据自己的需求添加自定义指令集扩展(ISA扩展),从而实现对特定应用的优化。
由于其开放的特性,RISC-V架构在学术界和工业界都受到了广泛的关注和采用。它已经成为了各种不同领域的研究和开发的重要工具,如嵌入式系统、物联网、人工智能、边缘计算等。很多公司和组织都开始采用RISC-V架构设计自己的处理器芯片或者开发板,以满足不同领域的需求。
总的来说,RISC-V作为一种开放、免费的指令集架构,具有可扩展性、灵活性和通用性,已经成为了计算机体系结构领域的重要创新,并在全球范围内得到了广泛的应用和推广。

近日,国内首颗基于开源 RISC-V 内核设计的车规级 MCU 芯片——紫荆半导体 M100 正式发布。

本文描述了一种新颖的高级指令融合技术,用于在微架构层面融合成对的 RISC-V 指令。该技术在避免引入单独的流水线的前提下,实现了双发射处理器的主要效率优势,同时保持 RISC-V 兼容性。

TL321X系列搭载32位RISC-V内核,最高运行频率达96MHz,搭配128KB SRAM与大容量Flash,轻松应对复杂数据处理需求。

CCFC3009PT采用RISC-V架构6+6核设计,算力超过10000DMIPS(6个运算主核+6个锁步核,也可以根据用户需要解耦配置主核与锁步核数量)

RISC-V架构以其开放性和高度可定制的特性,正在重塑处理器设计格局。然而,这种灵活性也带来了显著的验证挑战,使其验证复杂度远超传统固定架构处理器。

玄铁 E901 通过深度低功耗优化设计,单位能效比提升 48%,动态功耗减少 48%,同时深度睡眠模式保证了设备在待机状态下的超低功耗

亦芯微电子正式发布支持SIMD的混合计算兼容型RISC-V后量子密码SoC芯片ECPQ80HP,该芯片基于28nm工艺设计与实现,内置芯来科技RISC-V N300处理器内核

该系列芯片集成了指纹识别加速、RFID卡识别、BLE、触摸按键、语音播报等核心功能,具有很高的集成度。

RISC-V可灵活的被设计并用于各种形式的处理器,如xPU/MPU、AI加速器NPU、GPU、FPGA、MCU等

在 2024 年至 2025 年期间,RISC-V 架构迎来了具有里程碑意义的技术突破。