国产互连登顶!PCIe 6.x/CXL 3.x AEC 方案重磅落地

作者:电子创新网编辑部

澜起科技今天宣布推出基于 PCIe® 6.x / CXL® 3.x 标准的高性能有源电缆(Active Electrical Cable,AEC)解决方案。这是国内企业在下一代高速系统互连领域的前瞻性布局之一,也标志着国产厂商开始从“单芯片能力”迈向“系统级互连方案”层面的竞争。

PCIe 6.x CXL 3.x AEC.png

在数据中心架构正由“单机架规模化”向“跨机架、跨节点的超节点(Supernode)”演进的背景下,该方案为国内市场提供了一种面向未来平台的高带宽、可扩展互连选项。

多机架互连成为算力系统的关键瓶颈

随着 AI 训练、推理以及云原生应用持续推动算力集群规模扩展,服务器系统正逐步突破单机与单机架边界,向多节点、多机柜的异构计算资源池化架构演进。

在这一过程中,PCIe 作为连接 CPU、GPU、DPU、加速卡、网卡与存储设备的核心系统互连通道,其可达距离、信号完整性、链路稳定性以及运维可观测性,正成为制约系统扩展的重要工程瓶颈。

尤其在 PCIe 6.0 引入 PAM4 调制后,传统被动铜缆方案在中长距离场景下已难以满足可靠性要求,AEC 等主动互连方案的系统价值日益凸显。

澜起 AEC 方案的三项关键能力

围绕下一代高速互连需求,澜起科技的 AEC 解决方案主要体现在以下三个方面:

  • 芯片级自主可控能力
         方案采用澜起自研的 PCIe 6.x / CXL 3.x Retimer 芯片,集成高速 SerDes 与信号均衡、误码补偿等关键技术,为高阶系统互连提供底层支撑。

  • 面向高带宽的封装与接口形态
         采用 OSFP-XD 封装形态,支持 PCIe      6.0 x16 传输配置,在相同通道数量下实现较 PCIe 5.0 翻倍的理论带宽,为超节点架构预留扩展空间。

  • 链路监控与可维护性设计
         方案内建链路监测、诊断与状态管理机制,有助于提升多机架复杂拓扑下的系统可观测性与运维效率,这在大规模部署场景中尤为关键。

澜起方案的产业定位

从产业视角看,该方案的差异化主要体现在“技术代际切入点”与“系统级交付能力”上:

对比维度

澜起科技 PCIe 6.x / CXL 3.x AEC 方案

国内主流厂商(普遍现状)

国际厂商(如 Astera Labs)

技术代际

前瞻布局 PCIe 6.0 / CXL 3.x

以 PCIe 4.0 / 5.0 为主

已进入 PCIe 6.0 阶段

核心价值

国产化高端互连方案,面向下一代平台

满足当前主流需求

技术成熟,定义市场节奏

方案形态

芯片 + AEC 系统方案,强调互操作验证

以芯片级产品为主

芯片 + 参考设计,生态成熟

竞争特征

系统集成友好,贴合国内超节点需求

成本与本地化服务优势

品牌与全球客户基础

从芯片到系统的国产化路径

值得关注的是,澜起此次发布并非止步于器件层面,而是联合国内线缆厂商完成 AEC 方案开发,并开展了与 CPU、xPU、PCIe Switch、网卡等关键设备的互操作验证。

这种“芯片—线缆—系统”的协同模式,有助于降低客户在下一代平台导入阶段的集成风险,也体现出国产厂商在高速互连领域由单点突破向系统协作能力升级的趋势。

PCIe 7.0 与以太网 Retimer 并行推进

据公开信息,澜起科技已同步推进 PCIe 7.0 Retimer 及高速以太网 PHY Retimer 的研发。这一布局反映出未来数据中心互连的两条主线:

一方面,PCIe 与 CXL 的持续演进将进一步支撑异构计算资源的系统级池化;
另一方面,高速以太网 Retimer 将成为计算与网络基础设施协同演进的重要支点。

结语

澜起科技 PCIe 6.x / CXL 3.x AEC 方案的推出,体现了国内企业在数据中心高速系统互连领域逐步向高端、前瞻和系统化方向迈进的能力。其价值不仅在于单项技术参数的提升,更在于通过系统级验证与产业协作,为下一代数据中心架构提供了可落地、可验证的国产互连选项。

在数据中心进入“架构重构期”的当下,这类能力的积累,正成为国产半导体走向高端竞争的重要基石。

* 本文为原创文章,转载需注明作者、出处及原文链接,否则,本网站将保留追究其法律责任的权利。